
los datos. La controladora de memoria recibe la petición. Cuando este apartado está ENABLED, la
controladora inicia el comando de lectura un poco antes de haber acabado de descodificar la dirección de
los datos.
SDRAM Wait State
Control
Si es necesario el fabricante inserta un estado de espera entre cada acceso de datos a memoria.
SDRAM WR Retire
Rate
El fabricante selecciona el valor adecuado para las transferencias del buffer de escritura a memoria, de
acuerdo con las características de esta.
Security Option
Si se ha establecido una clave, se debe seleccionar si ésta se pedirá cada vez que arranque el sistema
(SYSTEM)o solamente cada vez que se acceda a la configuración (SETUP).
Serial Port 1/2
Interrupt
Seleccionar entre la IRQ por defecto o ninguna para los puertos serie COM 1/3 y COM 2/4.
Serial Port 1/2 Midi
Seleccionar ENABLED si se conecta un dispositivo Midi a uno de los puertos
Shadow
FIRMWARE es el software que reside en un chip con memoria de sólo lectura (ROM) que está en un
dispositivo. La BIOS permite crear en la memoria RAM una copia del FIRMWARE de la BIOS del
sistema , la BIOS de vídeo y algunas instrucciones de algunos periféricos como las controladoras SCSI.
SHADOWING copia el FIRMWARE de la ROM a la memoria RAM del sistema, donde el procesador
puede leerla a través del bus de memoria de 16 o 32 bits. Si no está SHADOWED, debe leerla a través de
un bus de 8 bits. SHADOWING mejora las prestaciones, pero reduce la cantidad de memoria alta (640 KB
a 1 MB)que se necesita para cargar los drivers de los componentes instalados en el sistema.
SHADOWING debe habilitarse en cada sección de memoria por separado. Muchos fabricantes evitan que
estas opciones se puedan modificar eliminando esto valores de la BIOS.
La BIOS de vídeo se copia al área de memoria C0000-C7FFF. Las otras áreas pueden estar ocupadas por
otros dispositivos. Si un periférico instalado contiene FIRMAWARE en ROM, hay que saber el rango
exacto de memoria que ocupa para hacer SHADOWING con el area correcta de memoria RAM.
Shared VGA
Memory Speed
Especifica la velocidad de memoria de la memoria RAM asignada como memoria de vídeo.
Single ALE Enable
Seleccionar ENABLED para activar una señal única ALE en vez de múltiples señales durante un ciclo de
conversión de bus.
Single Bit Error
Report
Si se habilita ECC (código de corrección de errores), en caso de que la memoria instalada lo soporte,
ENABLED indica al sistema que avise de los errores.
Sleep Clock
Selecciona STOP CLOCK (parar el reloj) o SLOW CLOCK (reducir la velocidad del reloj) en modo de
ahorro de energía.
Sleep Timer
Después del periodo seleccionado de inactividad, todos los dispositivos excepto el disco duro y el
procesador se apagan
Slot 1/2/3/4 Using
INT#
Algunos dispositivos PCI usan interrupciones para indicar que necesitan usar el bus PCI. Otros, como las
tarjetas gráficas, no necesitan una interrupción. Cada ranura PCI puede activar hasta 4 IRQ, INT# A, INT#
B, INT# C y INT# D. Por defecto, una ranura PCI usa INT# A. Asignar INT# B no tine sentido a menos
que el dispositvo requiera dos IRQ. INT# C indica uqe necesita tres y INT# D indica que necesita cuatro.
Seleccionando AUTO, por defecto, permite que la controladora PCI asigne automáticamente las
interrupciones.
Slow Refresh
Enable
Si el equipo tiene instalada memoria RAM de refresco lento, si este apartado está ENABLED la
frecuencia de refresco se reduce a un cuarto de la velocidad por defecto.
Soft-Off by PWR-
BTTN
Cuando está ENABLED, apagar el sistema con el botón ON/OFF pone al equipo en un modo de muy bajo
consumo, volviendo inmediatamente a estar disponible al tocar el botón o al recibir una llamada por el
modem.
Spread Spectrum
Modulation
Cuando está ENABLED, la velocidad del bus del procesador se modula o varía dinámicamente para evita
interferencias de radio. Obviamente, este valor perjudica a las prestaciones.
SRAM Back-to-
Back
ENABLED reduce el tiempo de latencia entre las transferencias de 32 bits, resultando en ráfagas de
transferencia de 64 bits.
SRAM Read
Timing
Estos números son el esquema de ciclos que usa el procesador para leer datos de la cache. El fabricante de
la placa base debe escoger los valores de acuerdo con el tamaño y la velocidad de acceso de los módulos
de memoria caché. A menor número, mejores prestaciones.
SRAM Type
La controladora admite caché síncrona y asíncrona. Escoger el tipo de acuerdo con la caché instalada en el
equipo.
SRAM Write
Timing
Si es necesario se puede insertar un estado de espera en el ciclo de escritura de la caché. El fabricante de la
placa debe escoger el número de estados de espera adecuado. Si se producen errores de caché, añadir un
estado de espera.
Comentarios a estos manuales